快点PCB客户端
Iphone下载
Android下载
主题 : 如何处理在实际高速PCB设计布线中的一些理论冲突的问题
级别: 秀才
UID: 450 打招呼
积分:90 加为好友
威望: 18 精华: 0
主题:18 回复:4
注册时间:2016-07-01
在线时长:0
1#   发表于:2016-11-04 10:12:40  IP:113.229.*.*
问:在实际PCB设计布线中,很多理论是相互冲突的; 
例如:
 1、处理多个模/数地的接法:理论上是应该相互隔离的,但在实际的小型化、高密度布线中,由于空间的局限或者绝对的隔离会导致小信号模拟地走线过长,很难实现理论的接法。我的做法是:将模/数功能模块的地分割成一个完整的孤岛,该功能模块的模/数地都连接在这一个孤岛上。再通过沟道让孤岛和“大”地连接。不知这种做法是否正确? 
2、理论上晶振与CPU的连线应该尽量短,由于结构布局的原因,晶振与CPU的连线比较长、比较细,因此受到了干扰,工作不稳定,这时如何从布线解决这个问题?诸如此类的问题还有很多,尤其是高速PCB布线中考虑EMC、EMI问题,有很多冲突,很是头痛,请问如何解决这些冲突? 
1 共1页
top